# UNIVERSIDAD SURCOLOMBIANA INGENIERÍA ELECTRÓNICA ELECTRÓNICA DIGITAL 1 PRE-INFORME

## APLICACIÓN DE LAS COMPUERTAS UNIVERSALES PRACTICA 1°

Juan Esteban Diaz Delgado-20212201615 Dumar Alexander Delgado-20221206321 Subgrupo 01-N°2 20/09/2024

Resumen— En este pre-informe se presenta la implementación de las compuertas universales NAND y las compuertas NOR utilizando tecnologías de TTL y CMOS en los circuitos digitales. Se verificaron los niveles de voltaje en las entradas y en las salidas, y se analizaron las diferencias en los comportamientos eléctricos entre ambas tecnologías. Los circuitos fueron diseñados y montados en un protoboard, realizando mediciones de voltajes y corrientes. Los resultados mostraron diferencias significativas en términos de consumo energético y perfiles de tensión, destacando la mayor eficiencia de las compuertas CMOS frente a las TTL, claro está solo en la simulación.

Palabras claves— Compuertas lógicas, TTL, CMOS, compuertas NAND, compuertas NOR.

#### I. OBJETIVOS

- Aplicar los conceptos teóricos adquiridos en la creación de un circuito con compuertas NAND, desarrollando su tabla de verdad como parte central de la ejecución del laboratorio.
- Profundizar en la comprensión de las características y funcionalidades de los sistemas TTL y CMOS, a través del diseño y análisis del circuito implementado.
- Contrastar los datos experimentales obtenidos en las mediciones de voltajes de entrada y salida de las compuertas con los resultados esperados, verificando su correspondencia.
- ➤ Identificar las diferencias eléctricas entre compuertas lógicas de las familias TTL y CMOS, analizando los niveles de voltaje, corriente y resistencia de entrada.
- Analizar las ventajas y desventajas del uso de compuertas NAND en la construcción de circuitos lógicos, evaluando su idoneidad frente a otras alternativas en distintos contextos de aplicación.

#### II. JUSTIFICACIÓN

La utilización de compuertas lógicas universales, como NAND y NOR, es esencial en el diseño de circuitos digitales, ya que

permiten implementar cualquier función lógica. Estas compuertas, al combinarse adecuadamente, simplifican el diseño de sistemas electrónicos complejos como microprocesadores y dispositivos de control. La comprensión de las diferencias entre las tecnologías TTL y CMOS es crucial, dado que cada una ofrece ventajas específicas, como la velocidad en el caso de TTL y el bajo consumo energético en CMOS.

Esta práctica es relevante porque permite a los estudiantes aplicar los conceptos teóricos en un entorno práctico, comparando los perfiles de tensión y analizando el comportamiento de las compuertas en situaciones reales. De este modo, se fortalece su capacidad para diseñar circuitos lógicos robustos y eficientes, aplicables en diversas áreas de la electrónica.

## III. MARCO TEORICO

Las compuertas lógicas universales, como las NAND y NOR, son elementos fundamentales en la electrónica digital, ya que permiten la construcción de cualquier función lógica mediante su combinación. Estas compuertas forman la base de numerosos circuitos digitales. incluvendo sistemas como dispositivos microprocesadores, controladores У comunicación. Comprender el comportamiento y las características de estas compuertas es esencial para el diseño eficiente y funcional de circuitos lógicos.



Imagen Nº1. Pines de conexión de una compuerta Nand.

#### Compuertas Lógicas Universales

Las compuertas NAND y NOR son llamadas universales porque, mediante su combinación, se puede implementar

#### Practica N° 1: Aplicación de las compuertas universales

cualquier otra compuerta lógica (AND, OR, NOT, etc.). En términos básicos, una compuerta NAND produce una salida baja únicamente cuando todas sus entradas están en estado alto; por el contrario, en cualquier otra combinación de entradas, la salida es alta. Similarmente, una compuerta NOR produce una salida alta únicamente cuando todas las entradas están en estado bajo, y en cualquier otro caso, la salida es baja. Esta flexibilidad las convierte en bloques de construcción esenciales para circuitos lógicos complejos.



Figura Nº1. Compuertas NAND Y NOR

## Álgebra Booleana

El diseño de circuitos digitales se basa en el álgebra booleana, una rama de las matemáticas que trabaja con valores binarios (0 y 1), los cuales representan los estados de bajo (0) y alto (1) en los circuitos electrónicos. Las compuertas lógicas operan sobre estos valores para realizar funciones lógicas, como la suma, multiplicación o negación booleana. El uso de álgebra booleana permite simplificar circuitos, minimizando el número de compuertas necesarias y optimizando su diseño.

## Familias TTL y CMOS

Las compuertas lógicas se encuentran en diversas tecnologías, siendo las más comunes TTL (Transistor-Transistor Logic) y CMOS (Complementary Metal-Oxide-Semiconductor). Ambas familias tienen diferencias significativas en términos de consumo de energía, velocidad de operación y estabilidad.

• TTL: Se basa en la utilización de transistores bipolares. Una de sus principales características es su rápida velocidad de conmutación, aunque con un mayor consumo de energía. Los dispositivos TTL operan típicamente con una fuente de alimentación de 5V y son más sensibles a interferencias y variaciones de voltaje. Además, las compuertas TTL ofrecen salidas con niveles de voltaje lógicos que no siempre alcanzan 0V o 5V exactos, sino valores cercanos.

|                       | 74  | 745 | 74LS | 74AS | 74ALS | 74F |
|-----------------------|-----|-----|------|------|-------|-----|
| V <sub>OH</sub> (mín) | 2.4 | 2.7 | 2.7  | 2.5  | 2.5   | 2.5 |
| V <sub>OL</sub> (máx) | 0.4 | 0.5 | 0.5  | 0.5  | 0.5   | 0.5 |
| V <sub>IH</sub> (mín) | 2.0 | 2.0 | 2.0  | 2.0  | 2.0   | 2.0 |
| V <sub>IL</sub> (máx) | 0.8 | 0.8 | 0.8  | 0.8  | 0.8   | 0.8 |

Tabla Nº1. Resumen de perfiles de tensión.

|            | Salid           | las   | Entradas |                 |  |  |
|------------|-----------------|-------|----------|-----------------|--|--|
| Series TTL | I <sub>OH</sub> | loL   | Ин       | I <sub>IL</sub> |  |  |
| 74         | -0.4 mA         | 16 mA | 40 μΑ    | -1.6 mA         |  |  |
| 74S        | -1 mA           | 20 mA | 50 µA    | -2 mA           |  |  |
| 74LS       | -0.4 mA         | 8 mA  | 20 μΑ    | -0.4 mA         |  |  |
| 74AS       | -2 mA           | 20 mA | 20 μΑ    | -0.5 mA         |  |  |
| 74ALS      | -0.4 mA         | 8 mA  | 20 μΑ    | -0.1 mA         |  |  |
| 74F        | -1 mA           | 20 mA | 20 μΑ    | -0.6 mA         |  |  |

**Tabla** N°2. Resumen de perfiles de corriente.

• CMOS: Esta tecnología emplea transistores de efecto de campo (FET), lo que le permite tener un menor consumo de energía y una mayor inmunidad al ruido, lo que las hace ideales para aplicaciones donde la eficiencia energética es prioritaria. Aunque operan en un rango más amplio de voltajes (3V a 18V), su velocidad de conmutación es generalmente más baja que la de las compuertas TTL.

TABLA 8-9 Niveles de voltaje de entrada/salida (en volts) con  $V_{DD} = V_{CC} = +5 V$ .

|                       | CMOS  |      |       |      |       |       |        |   |  |
|-----------------------|-------|------|-------|------|-------|-------|--------|---|--|
| Parámetro             | 4000B | 74HC | 74HCT | 74AC | 74ACT | 74AHC | 74AHCT | l |  |
| V <sub>IH</sub> (mín) | 3.5   | 3.5  | 2.0   | 3.5  | 2.0   | 3.85  | 2.0    | Γ |  |
| V <sub>IL</sub> (máx) | 1.5   | 1.0  | 0.8   | 1.5  | 0.8   | 1.65  | 0.8    | l |  |
| V <sub>OH</sub> (mín) | 4.95  | 4.9  | 4.9   | 4.9  | 4.9   | 4.4   | 3.15   | l |  |
| V <sub>OL</sub> (máx) | 0.05  | 0.1  | 0.1   | 0.1  | 0.1   | 0.44  | 0.1    | l |  |
| V <sub>NH</sub>       | 1.45  | 1.4  | 2.9   | 1.4  | 2.9   | 0.55  | 1.15   | l |  |
| V <sub>NL</sub>       | 1.45  | 0.9  | 0.7   | 1.4  | 0.7   | 1.21  | 0.7    |   |  |

**Tabla Nº3.** Resumen perfiles de tensión y márgenes de ruido.

|                       | CMOS   |          |          |            |  |  |  |  |
|-----------------------|--------|----------|----------|------------|--|--|--|--|
| Parámetro             | 4000B  | 74HC/HCT | 74AC/ACT | 74AHC/AHCT |  |  |  |  |
| I <sub>IH</sub> (máx) | 1 μΑ   | 1 μΑ     | 1 μΑ     | 1 μΑ       |  |  |  |  |
| I <sub>IL</sub> (máx) | 1 μΑ   | 1 μΑ     | 1 μΑ     | 1 μΑ       |  |  |  |  |
| I <sub>OH</sub> (máx) | 0.4 mA | 4 mA     | 24 mA    | 8 mA       |  |  |  |  |
| I <sub>OL</sub> (máx) | 0.4 mA | 4 mA     | 24 mA    | 8 mA       |  |  |  |  |

Tabla Nº4. resumen de perfiles de corriente.

### IV. ELEMENTOS MATERIALES Y EQUIPOS

- Protoboard
- Fuente de tensión DC de 5V
- Circuitos integrados NAND: 74LS00 (TTL) y 4011 (CMOS)
- DIP Switch. 4 entradas
- Diodos led de color Rojo
- Resistores de  $12K\Omega$ ,  $120\Omega$ ,  $68\Omega$ ,  $100\Omega$  y  $100k\Omega$

#### V. DESARROLLO ANALITICO

A) Para la función lógica dada obtener el respectivo circuito digital con la compuerta universal indicada y escribir la tabla de verdad lógica y de tensiones para dicho circuito.

$$x = (\overline{A} + \overline{B}) con NAND$$

Asimismo, se procede a plantear la tabla de la verdad de la función indicando la A como el MSB y la B como el LSB.

Practica N° 1: Aplicación de las compuertas universales

| ENTR | ADAS | SALIDAS<br>PARCIALES | SALIDA FINAL       |  |  |
|------|------|----------------------|--------------------|--|--|
| A    | В    | (A+B)                | $\overline{(A+B)}$ |  |  |
| 0    | 0    | 0                    | 1                  |  |  |
| 0    | 1    | 1                    | 0                  |  |  |
| 1    | 0    | 1                    | 0                  |  |  |
| 1    | 1    | 1                    | 0                  |  |  |

Tabla 1. Tabla de verdad del circuito

Se procede a realizar la tabla de la verdad para los circuitos integrados con tecnología TTL.

| ENTR | ADAS | SALIDAS<br>PARCIALES | SALIDA FINAL       |  |  |  |
|------|------|----------------------|--------------------|--|--|--|
| A    | В    | (A+B)                | $\overline{(A+B)}$ |  |  |  |
| 0.8  | 0.8  | 0.5                  | 2.7                |  |  |  |
| 0.8  | 2    | 2.7                  | 0.5                |  |  |  |
| 2    | 0.8  | 2.7                  | 0.5                |  |  |  |
| 2    | 2    | 2.7                  | 0.5                |  |  |  |

Tabla 2. Tabla de tensiones TTL

Se procede a realizar la tabla de la verdad para los circuitos integrados con tecnología CMOS.

| ENTRADAS |     | SALIDAS<br>PARCIALES | SALIDA FINAL       |  |  |
|----------|-----|----------------------|--------------------|--|--|
| A        | В   | (A+B)                | $\overline{(A+B)}$ |  |  |
| 1.5      | 1.5 | 0.05                 | 4.95               |  |  |
| 1.5      | 3.5 | 4.95                 | 0.05               |  |  |
| 3.5      | 1.5 | 4.95                 | 0.05               |  |  |
| 3.5      | 3.5 | 4.95                 | 0.05               |  |  |

Tabla 3. Tabla de tensiones CMOS

Una vez que se obtuvieron las tablas de verdad, se procedió simular el circuito de las compuertas lógicas con tecnología TTL.



Figura Nº2. Simulación con tecnología TTL

Del mismo modo, una vez que se obtuvieron las tablas de verdad, se procedió simular el circuito de las compuertas lógicas con tecnología CMOS.



Figura N°3. Simulación con tecnología CMOS

B) Para visualizar el estado de la salida final del circuito digital y conocer el efecto que la carga (visualizador) produce en el perfil de tensión de salida de la compuerta, se usarán las siguientes conexiones del visualizador a la salida del circuito digital. Se deben calcular las resistencias RB, RC, RH, RL y las resistencias de entrada del circuito.

Se procede a realizar el cálculo de las resistencias de entrada para los circuitos con TTL y CMOS:

Las resistencias se utilizarán en una configuración PULL UP y deben seleccionarse de forma que, incluso cuando se presente la máxima corriente de entrada en estado alto (20  $\mu A$ ), la caída de voltaje sobre la resistencia no sea tan significativa como para que el voltaje de entrada a la compuerta sea inferior al VIH mínimo (2V). Dado que el VCC de los circuitos TTL es de 5V, la caída de voltaje máxima permitida en la resistencia es de 3V.

$$R_{PULL-UP} = \frac{V_{CC} - V_{IH}}{I_{IH}}$$

$$R_{PULL-UP} = \frac{5-2}{20x10^{-6}} = 150k\Omega$$

La resistencia de  $R_{PULL-UP}$  para el caso de las compuertas lógicas de tecnología TTL son de 150k $\Omega$ .

Del mismo modo se procede a calcular de nuevo el valor de las resistencias de entrada para CMOS con un VDD de 5V, donde la corriente de entrada en estado alto  $(I_{IH})$  es mucho más baja, ya que en este caso los transistores CMOS, en teoría, no generan corriente de entrada.

$$R_{PULL-UP} = \frac{V_{CC} - V_{IH}}{I_{IH}}$$

$$R_{PULL-UP} = \frac{5 - 3.5}{1 \times 10^{-6}} = 1.5 M\Omega$$

#### Cálculos Circuito B

Para calcular los valores de Rb y Rc, es importante tener en cuenta el voltaje necesario para que el diodo LED funcione correctamente, así como las características eléctricas del transistor, para asegurar su adecuado desempeño

Practica N° 1: Aplicación de las compuertas universales

| Información diodo led |             |                          |                |  |  |  |  |  |  |
|-----------------------|-------------|--------------------------|----------------|--|--|--|--|--|--|
| Color                 | Tensión (V) | Tensión<br>Máxima<br>(V) | Corriente (mA) |  |  |  |  |  |  |
| Rojo                  | 1.8         | 2.2                      | 20             |  |  |  |  |  |  |
| Verde                 | 2           | 3.5                      | 20             |  |  |  |  |  |  |
| Azul                  | 2.5         | 3.5                      | 20             |  |  |  |  |  |  |
| Amarillo              | 2           | 3.5                      | 20             |  |  |  |  |  |  |

#### Circuito b



Figura Nº4. Circuito b

Para el circuito B, se encuentran dos resistencias las cuales son RB y RC, además tenemos un transistor BJT de referencia 2N3904, aquí se procedió a realizar los cálculos como se muestra a continuación para TTL y CMOS.

 $V_{CE} = Voltaje$  colector emisor en saturación  $V_{LED} = Voltaje$  que cae en el diodo LED  $V_{OL} = Voltaje$  Típico de Salida en Bajo para TT

#### Análisis teórico para circuito TTL

Se procede a calcular Rb, para este cálculo, necesitamos la corriente de saturación del transistor, que es de 20 mA, junto con un hfe de 100, esto quiere decir que se necesita un hfe mínimo de 100.

$$I_B = \frac{I_C}{hfe} = \frac{20x10^{-3}}{100} = 200\mu A$$

Ahora que se calculó  $I_B$  se procede a calcular  $R_b$ 

$$R_{b} = \frac{V_{OH} - V_{BESAT}}{I_{B}}$$
 
$$R_{b} = \frac{3.6v - 0.8v}{200x10^{-6}} = 14k\Omega$$

Asimismo, se procedió a calcular  $R_c$ .

$$-V_{CE} - V_{LED} - V_{RC} + V_{CC} = 0$$

$$-0.2v - 2.2v - (R_C * I_C) + 5v = 0$$

$$5v - 0.2v - 2.2v = (R_C * I_C)$$

$$5v - 0.2v - 2.2v = (R_C * I_C)$$

$$2.6v = (R_C * I_C)$$

$$\frac{2.6v}{I_C} = R_C , I_C = 20mA$$

$$\frac{2.6v}{20x10^{-3}} = R_C$$

$$R_C = 130\Omega$$

## Análisis teórico para circuito CMOS

Se procede a calcular Rb, y para ello necesitamos la corriente de saturación del transistor, que es de 20 mA, y un hfe de 100, lo que indica que se requiere un hfe mínimo de 100. En el caso de CMOS, como se emplea el mismo transistor, lo único que cambiará será el VOH.

$$I_B = \frac{I_C}{hfe} = \frac{20x10^{-3}}{100} = 200\mu A$$

Ahora que se calculó  $I_B$  se procede a calcular  $R_b$ 

$$R_b = \frac{V_{OH} - V_{BESAT}}{I_B}$$
 
$$R_b = \frac{5v - 0.8v}{200x10^{-6}} = 20.75k\Omega \approx 21k\Omega$$

Para el caso de  $R_C$  es el mismo calculo.

$$R_C = 130\Omega$$

## Cálculos Circuito C

En el circuito C, se procederá a calcular Rh, para encontrar el valor de Rh, usamos las leyes de los voltajes de Kirchhoff de la cual se despeja esta ecuación.

#### Análisis teórico para circuito TTL

$$R_h = \frac{V_{OH} - V_{LED}}{I_{LED}} \\ R_h = \frac{3.6v - 2.2v}{20x10^{-3}} \\ R_h = 70\Omega$$

#### Análisis teórico para circuito CMOS

$$R_h = \frac{V_{OH} - V_{LED}}{I_{LED}}$$
 
$$R_h = \frac{5 - 2.2v}{20x10^{-3}}$$
 
$$R_h = 140\Omega$$

#### Cálculos Circuito D

Por último, se procede a calcular la resistencia RL del último circuito.

#### Análisis teórico para circuito TTL

$$R_{L} = \frac{V_{CC} - V_{LED} - V_{OL}}{I_{LED}}$$

$$R_{L} = \frac{5v - 2.2V - 0.4V}{20x10^{-3}}$$

## Practica N° 1: Aplicación de las compuertas universales

$$R_L = 120\Omega$$

## Análisis teórico para circuito CMOS

$$R_L = \frac{V_{OH} - V_{LED}}{I_{LED}}$$
 
$$R_L = \frac{5 - 2.2v}{20x10^{-3}}$$
 
$$R_L = 140\Omega$$
 C) Con respecto a los circuitos anteriores, calcular y escribir los contraines approximantes anteriores.

voltajes propuestos en la tabla 3.

| Circuito              | Vx (V)   |      | Vt       | Vb(V) |       | :(V)     | Vd(V) |       |
|-----------------------|----------|------|----------|-------|-------|----------|-------|-------|
| Circuito              | TTL CMOS |      | TTL CMOS |       | TTL   | TTL CMOS |       | CMOS  |
| Circuito<br>a en alto | 2.7      | 4.95 |          |       |       |          |       |       |
| Circuito<br>a en bajo | 0.4      | 0.05 |          |       |       |          |       |       |
| Circuito<br>b en alto | 2.7      | 4.95 | 0.758    | 0.756 | 0.170 | 0.2      | 1.83  | 1.83  |
| Circuito<br>b en bajo | 0.4      | 0.05 | 0        | 0     | 4.25  | 4.22     | 0.746 | 0.750 |
| Circuito c en alto    | 2.7      | 4.95 |          |       |       |          | 1.87  | 1.83  |
| Circuito c en bajo    | 0.4      | 0.05 |          |       |       |          | 0     | 0     |
| Circuito<br>d en alto | 2.7      | 4.95 |          |       |       |          | 0     | 0     |
| Circuito<br>d en bajo | 0.4      | 0.05 |          |       |       |          | 1.83  | 1.84  |

D) Con los valores de las resistencias y los voltajes de la tabla anterior calcular y escribir lo que se pide en la tabla 4.

| Circuito                 | Ів (і   | µА)     | IC   | (mA) | Ю   | Ι (μΑ) | IOL (mA) |      | VLED (V) |      | VLED (V) |      | VCE (SAT) (V) |  |
|--------------------------|---------|---------|------|------|-----|--------|----------|------|----------|------|----------|------|---------------|--|
|                          | TTL     | CMOS    | TTL  | CMOS | TTL | CMOS   | TTL      | CMOS | TTL      | CMOS | TTL      | CMOS |               |  |
| Circuito<br>b en alto    | 3.499uA | 4.999uA | 23.1 | 22.8 |     |        |          |      | 1.83     | 1.83 | 0.170    | 0.2  |               |  |
| Circuito<br>c en alto    |         |         |      |      | 400 | 400    |          |      | 1.87     | 1.87 |          |      |               |  |
| Circuito<br>d en<br>bajo |         | ·       |      |      |     |        | 8        | 0.04 | 1.83     | 1.83 |          |      |               |  |

Las simulaciones se muestran a continuación.



Figura Nº5. Simulación TTL



Figura Nº6. Simulación CMOS

#### VI. REFERENCIAS

Libro Sistemas digitales Principios y Aplicaciones Tocci. Décima edición.